【企业】如何按照差分阻抗规范进行设计
y轴上与相交的间距值将导致差分对中的走线宽度等于走线不是差分对的一部分时的走线宽度,同时仍提供相同的阻抗。
中密耳的电介质,我们计算奇模阻抗的走线宽度,我们将得到密耳。
这是在某些信号标准中您可以接受的阻抗偏差的高端。
例如,USBSperSpee更宽容,允许差分阻抗(因此奇模阻抗)有很大的变化。
换句话说,隔离的走线和成对的走线在每个电介质厚度的特定间距值下将具有相同的宽度和欧姆阻抗。
不同厚度的Dk=基板上欧姆差分阻抗的间距和宽度比对。
使用间距和走线宽度为您带来优势您可能想知道,具有同时适用于特征阻抗和奇模阻抗的单一走线宽度真的那么重要吗?
这有三个很好的理由:个变量的问题转换为涉及个变量:间距。 当您仅设计适用于差分和单端阻抗的单一迹线宽度时,制造商更容易确保受控阻抗。 根据您设计中的容差,您可以使用一种宽度来满足单端和差分规格的容差。
y=的值是此图上的渐近线。 如果电介质很薄(密耳),那么对于差分对中给定的走线间距,您将更接近于使走线宽度重合。
.请注意,这在较薄的电介质上更容易,在厚电介质上,特征迹线宽度和奇模迹线宽度之间的对应关系不会几乎相同。 如果您想在使用较厚的电介质时有更多的回旋余地,您还可以选择另一种样式,例如共面差分对。
如果我然后使用它来计算特征阻抗,
我会得到欧姆的值,或者只有%的偏差。